作為目前最為先進的工藝製程,台積電的2nm獲得了行業的特別關注,預計也將成為3nm之後又一個重要節點,不過相比較3nm工藝,2nm工藝的代工費用可謂節節攀升,不過在豐厚的利潤以及旺盛的需求面前,廠商們也願意加價採用先進的製程工藝。目前AMD就宣布下一代Zen 6架構處理器將會採用台積電2nm製程工藝,同時這也是首款採用該工藝的超算晶片。
AMD已經證實,下一代基於Zen 6架構打造的EPYC「霄龍」處理器將會採用台積電最新的2nm製程工藝,並且表示下一代EPYC處理器代號為「Venice」,將於2026年和大家正式見面。當然除了基於2nm打造的第五代「霄龍」處理器之外,AMD也稱在美國亞利桑那州的台積電晶圓代工廠已經開始生產第五代EPYC處理器,從而讓供應鏈的韌性得到了保證。
根據之前台積電官方的說法,相比較目前的3nm製程工藝,台積電的2nm工藝能夠帶來最高50%的電晶體密度的提升,從而實現15%的性能提升、同時功耗降低35%。這對於高性能計算來說尤其有用。也就是說更加先進的製程工藝可以讓處理器的功耗有所降低,減少超算廠商的運營成本。對於消費者來說,估計Zen 6架構打造的銳龍處理器也將採用台積電2nm製程工藝,在能效比上更加出色,當然也將帶來更加優秀的遊戲性能表現。