在2022年PCI-SIG開發者大會上,PCI-SIG慶祝其成立三十周年,並宣布了下一代的PCIe 7.0規範,計劃在2025年向其成員發布。近日PCI-SIG宣布,推出PCIe 7.0規範的0.9版本,可供成員對自己的關鍵專利技術進行內部審查。在此期間,預計不會有額外的功能更改,有望在今年晚些時候發布完整的規範。

相比於PCIe 6.0規範,PCIe 7.0規範的數據傳輸速率將再次倍增,達到128 GT/s,大幅度高於PCIe 6.0的64 GT/s和PCIe 5.0的32 GT/s。一個PCIe 7.0 x16通道可以支持512 GB/s,使用了四級脈衝幅度調製(PAM4)信令和1b/1b flit模式編碼和前向糾錯(FEC),這些都沿用了之前PCIe 6.0規範的功能。
PCIe 7.0規範還重點關注了注重通道參數和覆蓋範圍、繼續實現低延遲和高可靠性目標、提高電源效率、並保持與所有前幾代PCIe技術的向後兼容性。PCI-SIG希望,PCIe 7.0規範可以成為800G以太網、人工智慧/機器學習、超大規模數據中心、HPC、量子計算和雲等數據密集型市場的可擴展互連解決方案。

就像PCI-SIG設計的其他規範一樣,每個PCI Express規範都會有五個主要的節點。
-
0.3版本:概念。該草案描述了需要實現的目標和實現這些目標的方法。
-
0.5版本:第一稿。這個版本必須完全解決0.3草案中設定的目標,它還包括所有的架構方面和要求。此外,它還包含了來自各相關方的反饋意見,此時PCI-SIG的成員可以將功能添加到正在制定的規範中。 -
0.7版本:完整草案。這個版本必須有一套完整的功能需求和方法定義,因為在這個版本之後不能再增加新的功能了。此外,電氣規範必須已經使用測試晶片進行了驗證。在這一點上,PCI-SIG成員可以提出新接口的不同實現。 -
0.9版本:最終草案。此時,PCI-SIG成員正在對技術進行內部審查,以確保其智慧財產權和專利。同時,不允許進行任何功能上的修改。 -
1.0版本:最終版本。從這個版本開始,所有的更改和增強都必須通過正式的勘誤表文檔和工程變更通知(ECN)。
